Cited 0 time in
2014DG10b100MSps013 CIS
| DC Field | Value | Language |
|---|---|---|
| dc.contributor.author | 송민규 | - |
| dc.contributor.author | 배재영 | - |
| dc.date.accessioned | 2025-09-09T08:34:48Z | - |
| dc.date.available | 2025-09-09T08:34:48Z | - |
| dc.identifier.uri | https://scholarworks.dongguk.edu/handle/sw.dongguk/60587 | - |
| dc.description.abstract | 본 설계에서는 CMOS 이미지 센서(CIS)에서 고속 동작을 위하여 기존의 single-slope ADC(SS-ADC)구조를 변현을 시킨 Two-Step SS-ADC를 설계하였다. Two-Step SS-ADC는 기본적인 동작원리는 SS-ADC와 같지만, 상위 비트와 하위 비트를 나누어 변환한다는 것이 다르다. 이러한 이유로 하위 비트와 상위 비트를 연결하는 부분이 Two-Step SS-ADC에서 중요하다. 본 설계에서는 기존에 사용하는 비교기를 이용하지 않고 Gilbert 타입으로 설계한 비교기를 이용하여 설계하였다. 제안한 CIS 칩은 0.13um CIS 공정으로 제작되었으며 2Shared-4TR Pixel을 사용하였다. 기본적으로 CIS는 픽셀신호를 읽는 ADC의 성능이 매우 중요하다. 때문에 인근 CIS간의 matching이 중요하기 때문에 ADC들은 대칭적으로 배치되었다. | - |
| dc.title | 2014DG10b100MSps013 CIS | - |
| dc.title.alternative | 2014DG10b100MSps013 CIS | - |
| dc.type | Patent | - |
| dc.publisher.location | 대한민국 | - |
| dc.contributor.assignee | 동국대학교산학협력단 | - |
| dc.date.application | 2014-07-14 | - |
| dc.date.registration | 2014-07-14 | - |
| dc.type.iprs | 반도체배치설계권 | - |
| dc.identifier.patentRegistrationNumber | 0002467 | - |
| dc.identifier.patentApplicationNumber | 2014-0000304 | - |
Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.
30, Pildong-ro 1-gil, Jung-gu, Seoul, 04620, Republic of Korea+82-2-2260-3114
Copyright(c) 2023 DONGGUK UNIVERSITY. ALL RIGHTS RESERVED.
Certain data included herein are derived from the © Web of Science of Clarivate Analytics. All rights reserved.
You may not copy or re-distribute this material in whole or in part without the prior written consent of Clarivate Analytics.
