새로운 디지털 인코딩 기법을 적용한 8비트 1GS/s 프랙셔널 폴딩-인터폴레이션 ADCA 8b 1GS/s Fractional Folding-Interpolation ADC with a Novel Digital Encoding Technique
- Other Titles
- A 8b 1GS/s Fractional Folding-Interpolation ADC with a Novel Digital Encoding Technique
- Authors
- 최동귀; 김대윤; 송민규
- Issue Date
- Jan-2013
- Publisher
- 대한전자공학회
- Keywords
- fractional folding ADC; interpolation; iterating self-calibration; digital encoding
- Citation
- 전자공학회논문지, v.50, no.1, pp 137 - 147
- Pages
- 11
- Indexed
- KCI
- Journal Title
- 전자공학회논문지
- Volume
- 50
- Number
- 1
- Start Page
- 137
- End Page
- 147
- URI
- https://scholarworks.dongguk.edu/handle/sw.dongguk/23990
- ISSN
- 2287-5026
2288-159X
- Abstract
- 본 논문에서는 폴딩 구조에 저항열 인터폴레이션 기법을 적용한 1.2V 8b 1GS/s CMOS folding-interpolation A/D 변환기(ADC)에 대해 논한다. 기존 폴딩 ADC가 갖는 경계조건 비대칭 오차를 최소화하기 위해 홀수개의 폴딩 블록과 프랙셔널 폴딩 비율(fractional folding rate)을 사용하는 구조를 제안한다. 또한, 프랙셔널 폴딩기법을 구현하기 위해 덧셈기를 사용하는 새로운 디지털 인코딩기법도 제안한다. 그리고 iterating offset self-calibration 기법과 디지털 오차 보정 회로를 적용하여 소자 부정합과 외부 요인에 의한 노이즈 발생을 최소화하였다. 제안하는 A/D 변환기는 1.2V 0.13um 1-poly 6-metal CMOS 공정을 사용하여 설계 되었으며 2.1mm2 유효 칩 면적과(A/D 변환기 core : 1.4mm2, calibration engine : 0.7mm2), 350mW의 전력 소모를 나타내었다. 측정결과 변환속도 1GS/s에서 SNDR 46.22dB의 특성을 나타내었다. INL 과 DNL 은 자체보정회로를 통해 모두 1LSB 이내로 측정되었다.
- Files in This Item
- There are no files associated with this item.
- Appears in
Collections - College of Advanced Convergence Engineering > Division of System Semiconductor > 1. Journal Articles

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.